A estrutura Certus-NX FPGAs apoia uma variedade de relações, incluindo PCI Express (Gen1, Gen2), SGMII (Gigabit Ethernet), LVDS, LVCMOS (0.9V-3.3V). Processando características nos dispositivos inclua até pilhas da lógica 39k, 56 18 multiplicadores do × 18, 2.9Mb da memória encaixada (consistindo em blocos de EBR e de LRAM), memória distribuída, GOLE conecta (DDR3, DDR3L, LPDDR2, e LPDDR3 de apoio até 1066Mbps a largura dos dados do × 16). O FPGAs tem uma configuração rápida de sua tela SRAM-baseada reconfigurável da lógica e a configuração ultrarrápido (dentro sob 3ms) de seu sysI/O™ programável. Além do que a confiança alta inerente à tecnologia de FD-SOI (devido a seu extremamente - baixo SER), as características da confiança operacional tais como SED/SEC quadro-baseado incorporado (para a tela SRAM-baseada da lógica) e a CCE (para EBR e LRAM) são apoiadas igualmente. Os 12 CAD mordidos duplos são em-microplaqueta disponível para funções de monitoração do sistema.
Muitos módulos pre-projetados do IP (propriedade intelectual) são oferecidos para a família de Certus-NX. Usando estes núcleos macios configuráveis do IP como blocos estandardizados, os usuários estão livres concentrar-se nos aspectos originais de um projeto, aumentando a produtividade.