Descrição geral
O ADP1752/ADP1753 são reguladores CMOS lineares de baixa queda (LDO) que operam de 1,6 V a 3,6 V e fornecem até 800 mA de corrente de saída.Estes baixos VIN/VOUT LDOs são ideais para a regulação de nanômetros FPGA geometrias operando a partir de 2.5 V até 1,8 V, e para alimentação de tensões do núcleo até 0,75 V. Utilizando uma arquitetura avançada proprietária, eles proporcionam alta taxa de rejeição de alimentação (PSRR) e baixo ruído,e alcançar excelente linha e carga resposta transitória com apenas um pequeno 4Condensador de saída cerâmico de 0,7 μF.
Características
Corrente de saída máxima: 0,8 A
Faixa de tensão de entrada: 1,6 V a 3,6 V
Corrente de desligamento baixa: < 2 μA
Voltagem de saída muito baixa: 70 mV @ 0,8 A de carga
Precisão inicial: ± 1%
Precisão sobre linha, carga e temperatura: ±2%
7 opções de tensão de saída fixa com arranque suave de 0,75 V a 2,5 V (ADP1752)
Opção de tensão de saída ajustável com arranque suave de 0,75 V a 3,3 V (ADP1753)
PSRR elevado 65 dB @ 1 kHz 65 dB @ 10 kHz 54 dB @ 100 kHz
23 μV rms a saída de 0,75 V
Estável com um pequeno capacitor de saída cerâmica de 4,7 μF
Excelente resposta transitória de carga e linha
Protecção contra o limite de corrente e sobrecarga térmica
Indicador de potência
Ativar com controlo lógico
Protecção contra corrente inversa
Aplicações
Computadores de servidor
Componentes de memória
Equipamento de telecomunicações
Equipamento de rede
Fornecedores de DSP/FPGA/microprocessador
Equipamento de instrumentação/sistemas de aquisição de dados